> 数据图表咨询大家芯培森APU芯片“存算一体”架构大幅提升MD计算速度并降低能耗
2025-8-2APU 芯片采用“存算一体”,99%计算量由非冯诺依曼架构完成,降低数据搬运损耗。在分子动力学计算过程中,原子间势(IAPs)计算量占比超 99%。芯培森采用双单元结构,通过非冯诺依曼架构避免了高计算量环节的“数据来回传输”消耗。APU 主要包括主处理单元 MPU((冯诺依曼架构 CPUGPU)和从处理单元 SPU((非冯架构 FPGAASIC):在 MD 求解过程中,S1-S2 步骤坐标及向量编码由 MPU 执行,进入到 S3-S5 计算环节则传输至 SPU 完成,其中 SPU 承担整体 99%以上计算量,大大降低数据搬运损耗。